array processor - definizione. Che cos'è array processor
Diclib.com
Dizionario ChatGPT
Inserisci una parola o una frase in qualsiasi lingua 👆
Lingua:

Traduzione e analisi delle parole tramite l'intelligenza artificiale ChatGPT

In questa pagina puoi ottenere un'analisi dettagliata di una parola o frase, prodotta utilizzando la migliore tecnologia di intelligenza artificiale fino ad oggi:

  • come viene usata la parola
  • frequenza di utilizzo
  • è usato più spesso nel discorso orale o scritto
  • opzioni di traduzione delle parole
  • esempi di utilizzo (varie frasi con traduzione)
  • etimologia

Cosa (chi) è array processor - definizione

Macrocell array
  • выходная макроячейка PAL 22V10 компании [[AMD]]
  • [[EPROM]]-[[EPLD]] компании [[Altera]]

Матрица макроячеек         
Матрица макроячеек () — подход в разработке и производстве интегральных схем специального назначения (ASIC), при котором значительную часть будущей микросхемы составляют заранее изготовленные матрицы из стандартизированных (хорошо-утилизируемых) единиц — макроячеек.
CHARA (интерферометр)         
CHARA Array является оптическим интерферометром, находящийся под управлением Center for High Angular Resolution Astronomy (CHARA) — Центра астрономии большого углового разрешения из Университета штата Джорджия. CHARA является телескопом с самым высоким угловым разрешением в ближней инфракрасной области спектра (Near-InfraRed).
LGA         
  • [[LGA 775]]
  • [[LGA 1366]]
  • [[LGA 1156]]
  • [[LGA 1155]]
  • [[LGA 2011]]
  • [[LGA 1150]]
  • [[LGA 1151]]
Intel
  • LGA 1207]]
  • LGA 1207]]
  • LGA 1944]]
AMD
LGA (, FC-LGA) — тип корпуса микросхем, особенно процессоров, использующий матрицу контактных площадок, расположенную на корпусе микросхемы. Разъем для LGA-процессоров содержит массив подпружиненных контактных ножек.

Wikipedia

Матрица макроячеек

Матрица макроячеек (англ. Macrocell array) — подход в разработке и производстве интегральных схем специального назначения (ASIC), при котором значительную часть будущей микросхемы составляют заранее изготовленные матрицы из стандартизированных (хорошо-утилизируемых) единиц — макроячеек.

По существу, это следующий небольшой шаг на базе ранее разработанной технологии базового матричного кристалла (англ. gate array), также широко используемой при производстве программируемых логических интегральных схем типа CPLD (PAL), так как вместо заранее подготовленных матриц логических вентилей, матрицы макроячеек, сами состоящие из логических вентилей выполняют логические и другие функции более высокого уровня, такие как триггеры (англ. flip-flop), арифметическо-логические устройства, цифровые регистры и им подобные.

Такие матрицы макроячеек (master slice — «базовая часть») размещаются в определенных местах и слоях изготавливаемой полупроводниковой пластины, содержащей чипы будущих микросхем. Для получения конкретной специализированной микросхемы, эти «базовые части» соединяются на следующих этапах технологического процесса обработки пластины металлическими межсоединениями в соответствии с заданными для микросхемы функциями.

Базовые наборы матриц из макроячеек обычно размещаются на полупроводниковой пластине в значительном количестве, вне зависимости от требований потенциального заказчика. Поэтому выполнение конкретного заказа на разработку и изготовление интегральной схемы может быть выполнено в более короткие сроки относительно микросхемы с такими же требуемыми функциями, изготавливаемой на базе обычных ячеек, когда применяется полностью специализированный подход(Full custom) к разработке микросхем. В случае использования матрицы макроячеек снижаются расходы на разработку и изготовление набора фотошаблонов для формирования слоёв интегральной схемы, составляющие обычно значительную часть от её стоимости, так как в этом случае требуется меньшее количество специализированных фотошаблонов для её изготовления. Кроме того, снижаются расходы на верификацию и тестирование микросхемы, поскольку те же методы и устройства могут быть использованы для всех матриц макроячеек микросхем, изготавливаемых на полупроводниковой пластине данного типоразмера.

К недостаткам метода использования заранее подготовленных матриц макроячеек, относительно других подходов к разработке и изготовлению специализированных по их назначению микросхем, можно отнести меньшую плотность и эффективность использования полупроводниковой пластины. Однако он достаточно эффективен и вполне применим в мелкосерийном производстве.

Che cos'è Матрица макроячеек - definizione